Запис Детальніше

Спосіб аналого-цифрового перетворення і пристрій для його реалізації

Репозитарій Вінницького Національного Технічного Університету

Переглянути архів Інформація
 
 
Поле Співвідношення
 
Title Спосіб аналого-цифрового перетворення і пристрій для його реалізації
Способ аналого-цифрового преобразования и устройство для его реализации
METHOD AND DEVICE FOR ANALOG-TO-DIGITAL CONVERSION
 
Creator Азаров, Олексій Дмитрович
Шабатура, Максим Юрійович
Решетнік, Олександр Олександрович
Азаров, Алексей Дмитриевич
Шабатура, Максим Юрьевич
Решетник, Александр Александрович
Azarov, Oleksii Dmytrovych
Shabatura, Maksym Yuriiovych
Reshetnik, Oleksandr Oleksandrovych
 
Subject H03M 1/00
H03M 1/12
аналого-цифрове перетворення
цифрова вимірювальна техніка
цифрова обчислювальна техніка
пристрій для аналого-цифрового перетворення
 
Description Винахід належить до цифрової вимірювальної і обчислювальної техніки і може бути використаний для перетворення аналогових величин в цифрові. Спосіб аналого-цифрового перетворення полягає в тому, що на кожному і-му такті формують компенсуючий сигнал врівноваження і здійснюють порівняння вхідного аналогового сигналу з сигналом врівноваження,
По результатах порівняння на всіх тактах здійснюють формування вихідного коду надлишкової позиційної системи числення відрізняється тим, що на кожному такті перетворення незалежно від результату порівняння на попередньому такті разом з основними компенсуючими сигналами використовуються додаткові форсуючі сигнали. При цьому загальний компенсуючий сигнал на і-му такті формується як сума відповідного набору основних еталонних сигналів і і-го форсуючого сигналу за умови, що тривалості тактів врівноваження задають обернено пропорційними вказаним вагам розрядів, так, що кожен наступний такт в a разів триваліший за попередній, де a - відношення між вагами сусідніх розрядів. Технічний результат полягає в досягненні змінної тривалості тактів порозрядного врівноваження і, відповідно, зменшення загального часу врівноваження, що у декілька разів підвищує швидкодію пристрою та розширює галузь його використання.
Изобретение относится к цифровой измерительной и вычислительной технике и может быть использовано для преобразования аналоговых величин в цифровые. Способ аналого-цифрового преобразования заключается в том, что на каждом i-том такте формируют компенсирующий сигнал уравновешивания и осуществляют сравнение входного аналогового сигнала с сигналом уравновешивания. По результатам сравнения на всех тактах осуществляют формирование выходного кода избыточной позиционной системы исчисления. Способ отличается тем, что на каждом такте преобразования независимо от результата сравнения на предыдущем такте вместе с основными компенсирующими сигналами используются дополнительные форсирующие сигналы. При этом общий компенсирующий сигнал на i-том такте формируется как сумма соответствующего набора основных эталонных сигналов и i-того форсирующего сигнала при условии, что длительности тактов уравновешивания задают обратно пропорциональными указанным весам разрядов, так, что каждый следующий такт в a раз более длительный чем предыдущий, где a - отношение между весами соседних разрядов. Технический результат заключается в достижении переменной длительности тактов поразрядного уравновешивания и, соответственно, уменьшения общего времени уравновешивания, которое в несколько раз повышает быстродействие устройства и расширяет область его использования.
The invention relates to digital measurement and computing technique and can be used for conversion of analog quantities to digital ones. A method for analog-to-digital conversion consists in that at each i-th clock cycle a compensation balance signal is shaped and compared to an input analog signal. According to results of comparison of all cycles creation of excess positional system output code is made. The method is characterized in that in every i-th cycle of conversion together with compensation signals additional force signals are used. The compensation signal for i-th cycle is shaped as a sum of corresponding reference signals and i-th force signal providing that length of balance cycles is set inversely proportional to said weight orders so that next cycle is by a times longer in comparison to previous one, where a - relation between weights of the adjacent orders. The technical result consists in providing variable cycle length of digit balance and corresponding decrease of total time of balancing that shall raise the device performance and extend the scope of use thereof.
 
Date 2014-12-02T09:52:17Z
2014-12-02T09:52:17Z
2012-03-12
 
Type Other
 
Identifier 97687
Пат. 97687 UA, МПК H03M 1/00, H03M 1/120. Спосіб аналого-цифрового перетворення і пристрій для його реалізації [Текст] / О. Д. Азаров, М. Ю. Шабатура, О. О. Решетнік (Україна). - № a2010 03871 ; заявл. 06.04.2010 ; опубл. 12.03.2012, Бюл. № 5. - 8 с. : кресл.
http://ir.lib.vntu.edu.ua/handle/123456789/81
 
Language uk_UA
 
Publisher Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)