Запис Детальніше

Буферний каскад

Репозитарій Вінницького Національного Технічного Університету

Переглянути архів Інформація
 
 
Поле Співвідношення
 
Title Буферний каскад
Буферный каскад
Buffer stage
 
Creator Азаров, Олексій Дмитрович
Росощук, Анастасія Володимирівна
Богомолов, Сергій Віталійович
Азаров, Алексей Дмитриевич
Росощук, Анастасия Владимировна
Богомолов, Сергей Витальевич
Azarov, Oleksii Dmytrovych
Rososchuk, Anastasia Volodymyrivna
Bohomolov, Serhii Vitaliiovych
 
Subject H03K 5/22
буферний каскад
імпульсна техніка
аналого-цифрові перетворювачі
цифрові вимірювальні прилади
 
Description Корисна модель належить до імпульсної техніки і може бути використана в аналогово-цифрових перетворювачах і цифрових вимірювальних приладах. Суть корисної моделі, полягає в тому, що завдяки введенню в схему нових зв'язків, а також двонаправленого відбивача струму, який побудовано на двадцять другому, двадцять третьому, двадцять шостому, двадцять сьомому транзисторах, підвищується точність. Двонаправлений відбивач струму разом із компенсаторами струму, які побудовані на дев'ятнадцятому, двадцять першому і двадцятому, двадцять четвертому транзисторах відповідно, задають режим по постійному струму для проміжних підсилювальних каскадів, які побудовані на двадцять п'ятому і двадцять восьмому транзисторах відповідно. Перше та друге джерела струму та третій і шостий, восьмий і одинадцятий, тринадцятий, чотирнадцятий, п'ятнадцятий, шістнадцятий, сімнадцятий, вісімнадцятий транзистори задають режим по постійному струму каскадів схеми. Перший, четвертий, другий, п'ятий, сьомий, дванадцятий транзистори утворюють схему компенсації струму зміщення на вході схеми. Шини додатного і від'ємного живлення задають відповідний рівень напруг для живлення схеми.
Полезная модель относится к импульсной технике и может быть использована в аналогово-цифровых преобразователях и цифровых измерительных приборах. Суть полезной модели, заключается в том, что благодаря введению в схему новых связей, а также двунаправленого отражателя тока, который построен на двадцать втором, двадцать третьем, двадцать шестом, двадцать седьмом транзисторах, повышается точность. Двунаправлений отражатель тока вместе с компенсаторами тока, которые построены на девятнадцатом, двадцать первом и двадцатом, двадцать четвертом транзисторах соответственно, задают режим по постоянному току для промежуточных усилительных каскадов, которые построены на двадцать пятом и двадцать восьмом транзисторах соответственно. Первый и второй источника тока и третий и шестой, восьмой и одиннадцатый, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый, семнадцатый, восемнадцатый транзисторы задают режим по постоянному току каскадов схемы. Первый, четвертый, второй, пятый, седьмой, двенадцатый транзисторы образуют схему компенсации тока смещения на входе схемы. Шины положительного и отрицательного питания задают соответствующий уровень напряжений для питания схемы.
The utility model relates to pulse technique and may be used in analog-to-digital transducers and digital measuring instruments. The subject matter of the model consists in accuracy increase due to incorporation of new connections and a two-directional reflector formed on twenty second, twenty third, twenty sixth, twenty seventh transistors. A two-directional current reflector together with current compensators formed on nineteenth, twenty first and twentieth, twenty fourth transistors, correspondingly is set DC mode for intermediate amplification stages which are formed on twenty fifth and twenty eighth transistors correspondingly. First and second current sources and third, sixth, eighth and eleventh, thirteenth, fourteenth, fifteenth, sixteenth, seventeenth, eighteenth transistors are set DC mode for circuit stages. First, fourth, second, fifth, seventh, twentieth transistors form a bias current compensation circuit. Positive and negative distribution buses set the corresponding level of power circuit voltage.
 
Date 2015-05-20T08:23:24Z
2015-05-20T08:23:24Z
2011-05-10
 
Type Other
 
Identifier 59352
Пат. 59352 UA, МПК H03K 5/22. Буферний каскад [Текст] / О. Д. Азаров, А. В. Росощук, С. В. Богомолов (Україна). - № u201013024 ; заявл. 02.11.2010 ; опубл. 10.05.2011, Бюл. № 9. - 4 с. : кресл.
http://ir.lib.vntu.edu.ua/handle/123456789/824
 
Language uk_UA
 
Publisher Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)