Запис Детальніше

Відбивач струму

Репозитарій Вінницького Національного Технічного Університету

Переглянути архів Інформація
 
 
Поле Співвідношення
 
Title Відбивач струму
Отражатель тока
Current reflector
 
Creator Азаров, Олексій Дмитрович
Богомолов, Сергій Віталійович
Діденко, Михайло Володимирович
Азаров, Алексей Дмитриевич
Богомолов, Сергей Витальевич
Диденко, Михаил Владимирович
Azarov, Oleksii Dmytrovych
Bohomolov, Serhii Vitaliiovych
Didenko, Mykhailo Volodymyrovych
 
Subject H03F 3/04
відбивач струму
аналогова техніка
двотактні підсилювальні схеми
 
Description Відбивач струму містить два транзистори, вхідну та вихідну шини, шину нульового потенціалу, причому вхідну шину з'єднано з колектором та базою першого транзистора, а також з базою другого транзистора, емітери першого та другого транзисторів з'єднано з шиною нульового потенціалу, колектор другого транзистора з'єднано з вихідною шиною. Крім цього у нього введено п'ять транзисторів, джерело струму та джерело напруги, причому бази першого, другого та четвертого транзисторів з'єднано між собою, емітери першого та другого транзисторів з'єднано з колектором третього транзистора, емітери четвертого та п'ятого транзисторів з'єднано з другим виводом джерела струму, база п'ятого транзистора з'єднано з другим виводом джерела напруги, перший вивід джерела напруги з'єднано з шиною нульового потенціалу, колектор четвертого транзистора з'єднано з колектором сьомого транзистора та базами шостого та сьомого транзисторів, колектор п'ятого транзистора з'єднано з колектором шостого та базою третього транзистора, перший вивід джерела струму та емітери третього, шостого, сьомого транзисторів з'єднано з шиною нульового потенціалу.
Отражатель тока содержит три транзистора, входную и выходную шины, шину нулевого потенциала, причем входная шина соединена с коллектором и базой первого транзистора, а также с базой второго транзистора, эмиттеры первого и второго транзисторов соединены с шиной нулевого потенциала, коллектор второго транзистора соединен с выходной шиной. Кроме этого, в него введены пять транзисторов, источник тока и источник напряжения, причем базы первого, второго и четвертого транзисторов соединены между собой, эмиттеры первого и второго транзисторов соединены с коллектором третьего транзистора, эмиттеры четвертого и пятого транзисторов соединены со вторым выводом источника тока, база пятого транзистора соединена со вторым выводом источника напряжения, первый вывод источника напряжения соединен с шиной нулевого потенциала, коллектор четвертого транзистора соединен с коллектором седьмого транзистора и базами шестого и седьмого транзисторов, коллектор пятого транзистора соединен с коллектором шестого и базой третьего транзистора, первый вывод источника тока и эмиттеры третьего, шестого, седьмого транзисторов соединены с шиной нулевого потенциала.
A current reflector comprises three transistors, input and output buses, a zero bus, input bus connecting to a collector of first transistor and to a base of first transistor, the emitters of first and second transistors are connected to the zero bus, the emitters of first and second transistors and connected to the zero bus, the collector of second transistor is connected to an output bus, the collector of second transistor is connected to the output bus. Moreover, five transistors, a current source and the zero bus are introduced. The bases of first, second and fourth transistors are connected to one another, the emitters of first and second transistors are connected to the collector of third transistor, the emitters of fourth and fifth transistors are connected to the second terminal of current source, the base of fifth transistor is connected to the second terminal of voltage source, the first terminal of voltage source is connected to the zero bus, the collector of fourth transistor is connected to the collector of seventh transistor and bases of sixth and seventh transistors, the collectors of fifth transistor is connected to the collector of sixth transistor and base of third transistor, the first terminal of current source and emitter of third, sixth, seventh transistors are connected to the zero bus.
 
Date 2015-08-17T12:02:59Z
2015-08-17T12:02:59Z
2014-05-12
 
Type Patent
 
Identifier 89903
Пат. 89903 UA, МПК H03F 3/04. Відбивач струму [Текст] / О. Д. Азаров, С. В. Богомолов, М. В. Діденко (Україна). - № u201306543 ; заявл. 27.05.2013 ; опубл. 12.05.2014, Бюл. № 9. - 5 с. : кресл.
http://ir.lib.vntu.edu.ua/handle/123456789/1555
 
Language uk_UA
 
Publisher Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)