Запис Детальніше

Співпроцесор для виконання арифметичних операцій з плаваючою комою на ПЛІС

Електронний архів E-archive DonNTU – (Electronic archive Donetsk National Technical University)

Переглянути архів Інформація
 
 
Поле Співвідношення
 
Title Співпроцесор для виконання арифметичних операцій з плаваючою комою на ПЛІС
The FPGA Coprocessor for Implementation of Floating-Point Arithmetic Operation
Сопроцессор для реализации арифметических операций с плавающей запятой на ПЛИС
 
Creator Клименко, І.A.
Ткаченко, В.В.
Красовська, Є.В.
KLYMENKO, I.A.
TKACHENKO, V.V.
KRASOVSKA, I.V.
КЛИМЕНКО, И.А.
КРАСОВСКАЯ, Е.В.
 
Subject ПЛИС
программируемые логические интегральные схемы
система-на-кристалле
параллельные вычисления
вычислительная система управления в реальном времени
сопроцессор
арифметический расширитель
арифметика с плавающей запятой
FPGA
field-programmable gate array
system-on-chip
SoC
parallel computing
computer control system in real time
coprocessor
arithmetic extender
floating-point arithmetics
ПЛІС
програмовані логічні інтегральні схеми
система-на-кристалі
паралельні обчислення
обчислювальна система управління в реальному часі
співпроцесор
арифметичний розширювач
арифметика з плаваючою комою
 
Description The possible implementation of a system-on-chip for control problems solution in real time is considered. We singled out basic methods of improving productivity for systems of this class and suggested a FPGA coprocessor to perform arithmetic operations with floating point. The coprocessor to perform floating-point add on FPGA Cyclon II of Altera is designed. Simulation results show a significant increase in performance at the hardware coprocessor as compared with software implementation of the addition of multibyte words with floating point at the serial microcontroller.
Розглянуто можливу реалізацію обчислювальної системи-на-кристалі для рішення задач управління в реальному часі. Означені основні напрямки підвищення продуктивності систем оглянутого класу та, як один із ефективних засобів, запропоновано співпроцесор на ПЛІС для виконання арифметичних операцій з плаваючою комою. Розроблено модуль співпроцесора для виконання операції додавання з плаваючою комою на ПЛІС Cyclon II компанії Altera. Результати моделювання показали значне збільшення швидкості обчислень на рівні апаратного модуля співпроцесора в порівнянні з програмною реалізацією додавання багатобайтних слів у форматі з плаваючою комою на серійному мікроконтролері.
 
Date 2013-12-16T12:20:38Z
2013-12-16T12:20:38Z
2012
 
Type Article
 
Identifier Наукові праці Донецького національного технічного університету, серія «Інформатика, кібернетика та обчислювальна техніка»,вып. 16 (204), Донецк, ДонНТУ, 2012
УДК 519.6:512.972, 004.27
http://ea.donntu.edu.ua/handle/123456789/24338
 
Publisher Донецкий национальний технический университет