Запис Детальніше

Генератор лінійної напруги, що пограмується

Електронного архіву Харківського національного університету радіоелектроніки (Open Access Repository of KHNURE)

Переглянути архів Інформація
 
 
Поле Співвідношення
 
Title Генератор лінійної напруги, що пограмується
 
Creator Скляр, О. І.
Остроушко, А. П.
 
Subject генератор, програмування, сигнал, лінійний
 
Description Генератор лінійної напруги, що програмується, до складу якого входять тактовий генератор, регістр швидкості наростання напруги, подільник частоти швидкості наростання напруги зі змінним коефіцієнтом ділення, інформаційні входи якого підключено до виходів регістра швидкості наростання напруги, подільник частоти на два, подільник частоти на три, комутатор, елемент 2І-НІ, перший тригер, реверсивний лічильник, регістр початкового потенціалу, регістр верхнього потенціалу, регістр нижнього потенціалу, з першого по третій цифрові компаратори, входи «пуск», «скид», «одноразовий», «напрямок рахунку», «період/півперіод», цифро-аналоговий перетворювач (ЦАП), вихід якого є виходом генератора, при цьому цифрові входи ЦАП підключено до виходів реверсивного лічильника і до перших входів з першого по третій цифрових компараторів, а другі входи першого цифрового компаратора з'єднано з виходами регістра верхнього потенціалу, другі входи другого цифрового компаратора підключено до виходів регістра нижнього потенціалу, другі входи третього цифрового компаратора з'єднано з виходами регістра початкової напруги та з інформаційними входами реверсивного лічильника, установлювальний вхід якого підключено до входу «пуск» та до першого входу першого тригера, вихід якого з'єднано з другим входом першого елемента 2І, а другий вхід першого тригера підключено до виходу другого елемента 2І, перший вхід якого з'єднано з входом «скид» та установлювальними входами подільників частоти на два та на три, а другий вхід другого елемента 2І підключено до виходу елемента 2І-НІ, перший вхід якого з'єднано з входом «одноразовий», а другий вхід елемента 2І-НІ підключено до виходу комутатора, керуючий вхід якого з'єднано з входом «період/півперіод», а перший та другий входи комутатора підключено до виходів подільників частоти на два та на три відповідно, перші входи подільників частоти на два і на три з'єднано з виходом третього цифрового компаратора, який відрізняється тим, що в нього введено декадний подільник частоти, регістр тактування швидкості наростання напруги, регістр тактування швидкості спадання напруги, комутатор частоти тактування швидкості наростання напруги, комутатор частоти тактування швидкості спадання напруги, подільник частоти спадання напруги зі змінним коефіцієнтом ділення, регістр швидкості спадання напруги, третій, четвертий та п'ятий елементи 2І, другий тригер, причому перший вхід другого тригера підключено до виходу другого цифрового компаратора, а другий вхід другого тригера з'єднано з виходом першого цифрового компаратора, третій вхід другого тригера підключено до входу «напрямок рахунку», четвертий вхід другого тригера з'єднано з виходом третього елемента 2І, прямий вихід другого тригера підключено до входу дозволу на роботу комутатора частоти тактування швидкості наростання напруги, а інверсний вихід другого тригера підключено до входу дозволу на роботу комутатора частоти тактування швидкості спадання напруги, причому керуючі входи комутаторів частоти тактування швидкості наростання та спадання напруги підключено до регістрів тактування швидкості наростання та спадання напруги відповідно, інформаційні входи комутаторів тактування швидкості наростання та спадання напруги з'єднано з виходами декадного подільника частоти, лічильний вхід якого з'єднано з виходом першого елемента 2І, перший вхід якого підключено до виходу тактового генератора, вихід комутатора тактування швидкості наростання напруги підключено до лічильного входу подільника частоти швидкості наростання напруги зі змінним коефіцієнтом ділення, установлювальний вхід якого підключено до виходу четвертого елемента 2І, перший вхід якого з'єднано з першим лічильним входом реверсивного лічильника та виходом подільника частоти швидкості наростання напруги зі змінним коефіцієнтом ділення, а другий вхід четвертого елемента 2І підключено до входу «пуск», до другого входу п´ятого елемента 2І та першого входу третього елемента 2І, другий вхід якого з'єднано з входом «скид», вихід п'ятого елемента 2І підключено до установлювального входу подільника частоти швидкості спадання напруги зі змінним коефіцієнтом ділення, лічильний вхід якого з'єднано з виходом комутатора тактування швидкості спадання напруги, а вихід подільника частоти швидкості спадання напруги зі змінним коефіцієнтом ділення підключено до першого входу п'ятого елемента 2І та другого лічильного входу реверсивного лічильника.
 
Date 2017-09-25T11:35:53Z
2017-09-25T11:35:53Z
2002
 
Type Patent
 
Identifier http://openarchive.nure.ua/handle/document/4029
 
Language uk
 
Relation МПК (2006) H03K 4/00;
 
Publisher База патентів Укоаїни